IG indi EN
 
 

Leaker tiết lộ CPU Zen 6 "Medusa" của AMD sẽ tăng mạnh số lõi

Leaker tiết lộ CPU Zen 6 "Medusa" của AMD sẽ tăng mạnh số lõi

Theo thông tin rò rỉ từ Moore's Law is Dead, AMD đặt mục tiêu sẽ tăng đáng kể về số lượng lõi CPU đối với các chipset Ryzen sắp ra mắt của hãng. Với mức tăng 50% về số lõi CPU trên mỗi CCD, các mẫu Ryzen 9 có khả năng sẽ trang bị tổng cộng 24 lõi, đấy là trong trường hợp AMD vẫn duy trì kiến trúc Ryzen 9 CCD kép thông thường của mình.

Những CPU Zen 6 CCD 12 nhân mới này dự kiến sẽ được tích hợp trên toàn bộ danh mục CPU thế hệ tiếp theo của AMD. Thiết kế này sẽ được sử dụng trong các bộ xử lý EPYC (Venice) trong tương lai của AMD, cũng như các dòng sản phẩm di động Medusa Point/Medusa Halo của họ. Chiến lược này cho phép AMD áp dụng thiết kế Zen 6 CCD của họ trên một loạt chip rộng hơn, tăng cường khả năng sản xuất đồng thời giảm tổng chi phí phát triển chip.

AMD dự kiến sẽ sử dụng quy trình chế tạo 3nm của TSMC để sản xuất các CCD CPU Zen 6 12 nhân này. Dung lượng bộ nhớ đệm mà các CCD này sẽ có vẫn chưa chắc chắn. Nếu AMD chọn duy trì 4MB bộ nhớ đệm L3 cho mỗi nhân, các CCD 12 nhân mới sẽ bao gồm 48MB bộ nhớ đệm L3 (không bao gồm V-Cache), đánh dấu mức tăng 50% so với các CCD Zen 5 8 nhân. Tuy nhiên, dung lượng bộ nhớ đệm tăng cao này hoàn toàn là suy đoán, vì AMD có thể sẽ đi theo một con đường khác với các sản phẩm CPU Zen 6 của họ.

 

Như các thông tin rò rỉ trước đây đã chỉ ra, chip CPU Zen 6 của AMD sẽ có thiết kế phần kết nối giữa CPU CCD và nhân IO được sửa đổi. Theo nguồn tin của Moore's Law is Dead, AMD có kế hoạch triển khai một bộ ghép silicon, tạo điều kiện cho kết nối băng thông cao hơn và độ trễ thấp hơn cho người dùng. Điều này sẽ làm giảm độ trễ bộ nhớ, tăng cường băng thông giữa các CCD và góp phần cải thiện hiệu suất cho CPU Zen 6.

Với sự ra mắt của CCD 12 lõi, bộ xử lý Ryzen thế hệ tiếp theo của AMD có khả năng sẽ có số lượng lõi cao hơn. Điều này sẽ cải thiện đáng kể hiệu suất đa luồng của AMD. Hơn nữa, các kết nối mới cũng sẽ giúp tối ưu hóa hiệu suất của bộ xử lý CCD kép của AMD. Độ trễ giảm và băng thông liên chip tăng sẽ giúp giảm thiểu các thách thức về hiệu suất mà CPU AMD đa CCD phải đối mặt trong một số khối lượng công việc nhất định.

Và như thường lệ, trong khi chờ đợi thêm tin tức thú vị, hãy nhớ sử dụng công cụ so sánh của chúng tôi để tìm được ưu đãi tốt nhất cho trò chơi yêu thích tiếp theo của bạn.